VHDL电路设计
1.无需注册登录,支付后按照提示操作即可获取该资料.
2.资料以网页介绍的为准,下载后不会有水印.资料仅供学习参考之用.
密 惠 保
摘要:随着大规模集成电路技术和计算机技术的不断发展,在涉及通信、国防、航天、医学、工业自动化、计算机应用、仪器仪表等领域的电子系统设计工作中EDA技术的含量正以惊人的速度上升;电子类的高新技术项目的开发也逾益依赖于EDA技术的应用。即使是普通的电子产品的开发EDA技术常常使一些原来的技术瓶颈得以轻松突破从而使产品的开发周期大为收缩、性能价格比大幅提高。不言而喻EDA技术将迅速成为电子设计领域中的极其重要的组成部分。
100Hz频率计数器的主要功能是在一定时间内对频率的计算。在数字系统中,计数器可以统计输入脉冲的个数,实现计时、计数、分频、定时、产生节拍脉冲和序列脉冲。而本篇论文主要介绍了频率计数器的实现:系统以MAX+PULSLL II为开发环境,通过VHDL语言作为硬件描述语言实现对电路结构的描述。在VHDL语言中采用了一系列的语句,例如:if 语句、case语句、loop语句等。这些语句对程序中的输入输出端口进行了解释,并给出实现代码和仿真波形。 [来源:http://www.think58.com]
关键词:100Hz;分频;计数;MAX+PULSLL II; VHDL; 编译;仿真
目 录
摘要 1
前言 2
目录 3
第一章 设计目的 5
1.1设计要求 5
1.2设计意义 5
第二章 设计方案 6
第三章 产生子模块 7
3.1分频模块 7
3.2分频模块源代码 8
3.3 仿真及波形图 9
第四章 计数模块 9
4.1.计数模块分析 9
4.2.计数模块源代码 10
4.3计数模块的仿真及波形图 12
第五章 显示模块 12
5.1 七段数码管的描述 13
5.2 八进制计数器count8的描述 14
5.3 七段显示译码电路的描述 15
5.4计数位选择电路的描述 16
5.5总体功能描述 18
5.6显示模块的仿真及波形图 19
第六章 顶层文件 20
6.1 顶层文件设计源程序 20
6.2顶层文件的仿真及波形图 21
结语 22
参考文献 23
致谢 24
附件 25 [资料来源:http://www.THINK58.com]